亞博體育app官方下載

MENU ?

新聞中心

首頁 > 新聞動態 > 行業動態 >正文

亞博-電子學院李強教授團隊在JSSC等集成電路期刊和會議上發表多篇論文

時間:2020-03-22 15:23:44作者:亞博體育app官方下載來源:佛山市亞博體育app官方下載科技有限公司
     

  近期,電子科學與工程學院李強傳授團隊(低功耗集成電路與系統研究所)多名博士和碩士研究生以第一作者身份,在集成電路范疇的國際期刊和會議上頒發多篇高程度學術論文。

微信圖片_20190130155216.jpg

  在集成電路范疇旗艦期刊IEEE Journal of Solid-State Circuits (JSSC)上,2012級直博生呂立山在2018年11月和2019年1月持續頒發了兩篇正式論文,標題問題別離為“A 0.4-V Gm–C Proportional Integrator-Based Continuous-Time ΔΣ Modulator With 50-kHz BW and 74.4-dB SNDR”(基在Gm-C比例積分器50kHz帶寬74.4dB SNDR的持續時候ΔΣ調制器)、“Inverter-Based Subthreshold Ampli?er Techniques and Their Application in 0.3-V ΔΣ Modulators”(基在反相器的亞閾值區運放設計手藝和其在0.3V ΔΣ調制器中的利用)。在兩篇論文中,呂立山均為第一作者,電子科技年夜學均為第一作者單元和通信作者單元。

  在集成電路范疇旗艦期刊IEEE Journal of Solid-State Circuits (JSSC)2019年1月注銷的VLSI-2018專刊上,2012級直博生丁召明頒發了題為“A 0.5–1.1-V Adaptive Bypassing SAR ADC Utilizing the Oscillation-Cycle Information of a VCO-Based Comparator”(基在VCO比力器振蕩周期信息的0.5-1.1 V自順應旁路SAR ADC)的約請論文。丁召明為第一作者,電子科技年夜學為第一作者單元和通信作者單元。

  同時,在2018年集成電路頂尖會議、超年夜范圍集成電路設計會議(Symposium on VLSI Circuits)上,2012級直博生丁召明和2015級碩士生陳海文同窗各自覺表了一篇論文,標題問題別離為“A 0.5–1.1-V Adaptive Bypassing SAR ADC Utilizing Oscillation-Cycle Information of VCO-Based Comparator”(基在VCO比力器振蕩周期信息的0.5-1.1 V自順應旁路SAR ADC)、“A >3GHz ERBW 1.1-GS/s 8-bit two-step SAR ADC with recursive-weight DAC”(基在遞歸權重的8比特1.1G采樣率、>3GHz有用分辯率帶寬的兩步式ADC)。在兩篇論文中,丁召明和陳海文別離為第一作者,電子科技年夜學均為第一作者單元和通信作者單元。兩篇論文在統一分會場持續宣讀,團隊論文數為該次會議奈奎斯特ADC標的目的的五分之二,在同業中發生反應。同時,丁召明的論文受邀擴大為長文,在集成電路范疇旗艦期刊JSSC專刊頒發。

  在2018年集成電路范疇旗艦會議、有“芯片奧林匹克”之稱的國際固態電路會議ISSCC上,2015級碩士生馬曉飛以第一作者身份頒發了題為“A 0.4V 430nA quiescent current NMOS digital LDO with NAND-based analog-assisted loop in 28nm CMOS”(基在NAND摹擬輔助環路的28納米0.4V 430nA數字LDO)的正式論文。該項工作與澳門年夜學路延傳授合作完成,馬曉飛同窗為第一作者。同時,2015級直博生張三鋒在學生科研前瞻SRP分會中,宣讀了關在高共模按捺比的生物醫療芯片設計,兩位同窗同時取得了ISSCCSTGA獎。

  據悉,在2019年集成電路范疇旗艦會議、有“芯片奧林匹克”之稱的國際固態電路會議ISSCC上,2017級直博生司鑫將宣讀題為“A Twin-8T SRAM Computation-In-Memory Macro for Multiple-Bit CNN-Based Machine Learning”(用在多比特卷積型神經收集的雙8T SRAM存內計較單位)的正式論文。該項工作與新竹清華年夜學張孟凡傳授合作完成,司鑫同窗為第一作者。同時,司鑫同窗還以第三作者身份在2018年ISSCC上頒發了一篇正式論文。

  以上研究遭到團隊牽頭的國度天然科學基金重點項目“近閾值集成電路根本理論與要害手藝”、天然基金國際合作項目、企業橫向合作項目標撐持。呂立山的2篇論文展現了超低壓摹擬設計的進展,包羅超低壓運放、跨導等設計手藝,摸索了分歧類型ΔΣ低壓設計的比力差別和設計極限,提出了一種從傳統電路布局演進的運放設計手藝,所設計的基在反相器運放增添了超低壓下運放利用的矯捷性,并在0.3V和0.4V的近閾值和亞閾值低壓下實現了多個高精度的ΔΣ調制器。品質因數在同類型的設計中具有很強的競爭力,在超低壓摹擬電路設計范疇具有參考價值。丁召明的論文初次提出了采取VCO震動周期信息的時域ADC設計手藝。該手藝與旁路窗手藝連系,實現了0.5V-1.1V寬電壓域下的低功耗ADC,并在不需任何片外校訂的前提下年夜年夜提高了時域ADC的魯棒性。陳海文的論文是國內涵ISSCC、JSSC、VLSI這一級此外頂級期刊和會議上初次頒發的高速ADC設計。司鑫同窗的頒發的人工智能芯片長短馮(諾伊曼)計較機系統架構下當前機能因數最好、處置速度最快的SRAM存算一體單位,同時也是首個基在多比特深度神經收集架構的此類設計。

  呂立山、丁召明是我校英才嘗試學院2008級卒業生和2012級直博研究生,首要研究超低壓和低功耗摹擬設計,特別是ADC設計手藝。除以上兩篇論文之外,呂立山還在2016年ISSCC-SRP宣讀了超低壓持續型ΔΣ設計,并取得ISSCCSTGA獎。兩位博士在2018年末卒業,在國表里一流同業專家擔負答辯委員的環境下,均獲得了全優的答辯成就。司鑫除該篇論文之外,在一年半的博士研究時代內,已在集成電路范疇旗艦會議ISSCC和EDA范疇旗艦會議DAC上頒發了4篇正式論文。

  李強團隊在集成電路設計標的目的包羅李強傳授、周雄副傳授和30多名研究生,首要研究摹擬與夾雜旌旗燈號集成電路設計,特別是模數轉換器ADC、生物醫療旌旗燈號收集與傳感器前端等。前后實現我校首篇ISSCC(SRP 2012,第一作者周雄)、CICC(2012,第一作者周雄)、ESSCIRC(2014、第一作者喬志亮)、VLSI等高程度論文。2015年獲批我校在集成電路設計范疇牽頭的首個國度天然科學基金重點項目;2016年獲批成立低功耗集成電路與系統校級研究所,2018年獲批成立低功耗微電子與微系統立異引智基地等。

  相干鏈接:

  1. 呂立山JSSC (201901):https://ieeexplore.ieee.org/document/8610131

  2. 呂立山JSSC (201811): https://ieeexplore.ieee.org/document/8482314

  3. 丁召明JSSC (201901): https://ieeexplore.ieee.org/document/8598727

  4. 丁召明VLSI-2018: https://ieeexplore.ieee.org/document/8502440

  5. 陳海文VLSI-2018: https://ieeexplore.ieee.org/document/8502370

編纂:楊棋凌  / 審核:羅莎  / 發布者:陳偉

  • 上一篇:亞博-7名校友企業家受聘學校科技成果轉化辦公室副主任
    下一篇:亞博-通信抗干擾技術國家級重點實驗室第五屆學術委員會成立

  • ? 2019重庆幸运农场官网